Подразделение | Должность |
Институт интегральной электроники имени академика К.А. Валиева (ИнЭл) | ассистент |
Краткая биография
В 2016 г. окончил бакалавриат на кафедре проектирования и конструирования интегральных микросхем МИЭТ по направлению «Информатика и вычислительная техника».
В 2018г. окончил магистратуру на кафедре проектирования и конструирования интегральных микросхем МИЭТ по направлению подготовки «Электроника и наноэлектроника» по программе «Автоматизированное проектирование субмикронных СБИС и систем на кристалле».
В том же году поступил в аспирантуру.
С 2020 г. ассистент на кафедре ПКИМС.
Читаемые курсы
Лингвистические средства САПР
Научная деятельность
Области научных интересов:
автоматические и автоматизированные системы проектирования, моделирования и сопровождения;
логический синтез;
топологический синтез ИС на ПЛИС;
характеризация.
Основные публикации:
1. Khvatov V. M., Zheleznikov D. A., Gavrilov S. V. Analysis of the Programmable Soft IP-cores Implementation for FPGAs // Proceedings of the 2021 IEEE Conference of Russian Young Researchers in Electrical and Electronic Engineering, ElConRus 2021, Moscow, 2021. – P. 2681-2685. – DOI 10.1109/ElConRus51938.2021.9396572.
2. Khvatov V. M., Zheleznikov D. A. Development of an IP-cores Libraries as Part of the Design Flow of Integrated Circuits on FPGA // Proceedings of the 2021 IEEE Conference of Russian Young Researchers in Electrical and Electronic Engineering, ElConRus 2021, Moscow, 2021. – P. 2686-2691. – DOI 10.1109/ElConRus51938.2021.9396219.
3. Хватов В. М., Гаврилов С. В. Формирование библиотек СФ-блоков в маршруте проектирования пользовательских схем на ПЛИС и РСнК // Известия высших учебных заведений. Электроника. – 2021. – Т. 26. – № 5. – С. 387-398. – DOI 10.24151/1561-5405-2021-26-5-387-398.
4. В. И. Эннс, С. В. Гаврилов, В. М. Хватов, В. Г. Курбатов Проектирование ПЛИС и реконфигурируемых СнК с использованием методов программного анализа и прототипирования // Микроэлектроника. – 2021. – Т. 50. – № 6. – С. 467-480. – DOI 10.31857/S0544126921060077.
5. Кузьминова Т. Д., Хватов В. М., Железников Д. А. Формирование состава редуцированной библиотеки логических элементов для ПЛИС // Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). – 2021. – № 4. – С. 34-39. – DOI 10.31114/2078-7707-2021-4-34-39.
6. Gavrilov S. V., Khvatov V. M. D. A. Zheleznikov, Garbulina T. V. Post-Route Performance Estimation Method for Reconfigurable Systems-on-a-Chip // Proceedings of the 2020 IEEE Conference of Russian Young Researchers in Electrical and Electronic Engineering, EIConRus 2020, Moscow, 2020. – P. 1804-1808. – DOI 10.1109/EIConRus49466.2020.9039262.
7. Гаврилов С. В., Хватов В. М., Железников Д. А., Гарбулина Т. В. Метод статического временного анализа с учетом трассировочных ресурсов для схем на базе реконфигурируемых систем на кристалле / // Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). – 2020. – № 2. – С. 2-8. – DOI 10.31114/2078-7707-2020-2-2-8.
8. Zapletina M. A., Zheleznikov D. A., Khvatov V. M. The rip-up and reroute technique research for island-style reconfigurable system-on-chip // Proceedings of the 2019 IEEE Conference of Russian Young Researchers in Electrical and Electronic Engineering, ElConRus 2019, Moscow, 2019. – P. 1593-1596. – DOI 10.1109/EIConRus.2019.8657052.
9. Khvatov V. M., Garbulina T. V. Zheleznikov D. A. Development and verification of various formats of functional blocks libraries as a part of the design flow for FPGAS // Proceedings of the 2019 IEEE Conference of Russian Young Researchers in Electrical and Electronic Engineering, ElConRus 2019, Moscow, 2019. – P. 1687-1691. – DOI 10.1109/EIConRus.2019.8657285.
10. Gavrilov, S. V., Zheleznikov, D. A., Zapletina, M. A., Khvatov, V. M., Chochaev, R. Z., Enns, V. I. Layout Synthesis Design Flow for Special-Purpose Reconfigurable Systems-on-a-Chip // Russian Microelectronics. – 2019. – Vol. 48. – No 3. – P. 176-186. – DOI 10.1134/S1063739719030053
11. Korshunov A. Khvatov V. Maksimov D., Frolov D. Development of a technique of fast timing analysis for the design of standard cells based on FinFET technology // Proceedings of the 2018 IEEE Conference of Russian Young Researchers in Electrical and Electronic Engineering, ElConRus 2018, Moscow, 2018. – P. 1383-1386. – DOI 10.1109/EIConRus.2018.8317355.
12. Chochaev R., Gavrilov S., Zheleznikov D., Khvatov V. Clustering optimization based on simulated annealing algorithm for reconfigurable systems-on-chip // Proceedings of the 2018 IEEE Conference of Russian Young Researchers in Electrical and Electronic Engineering, ElConRus 2018, Moscow, 2018. – P. 1492-1495. – DOI 10.1109/EIConRus.2018.8317380.
13. Korshunov A. V., Khvatov V. M., Maksimov D. A. Finfet Standard Cells Delay Model for Fast Timing Analysis // 2018 International Conference on Actual Problems of Electron Devices Engineering, APEDE 2018, Saratov, 2018. – P. 164-168. – DOI 10.1109/APEDE.2018.8542350.
14. Khvatov V. M. Garbulina T. V. Methods and algorithms of design on domestic FPGAs with given restrictions on routing resources // Moscow Workshop on Electronic and Networking Technologies, MWENT 2018 - Proceedings : 1, Moscow, 2018. – P. 1-6. – DOI 10.1109/MWENT.2018.8337185.
15. Железников Д. А., Заплетина М. А., Хватов В. М. Исследование механизма разрыва и перетрассировки на этапе топологического синтеза в базисе реконфигурируемых систем на кристалле // Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). – 2018. – № 1. – С. 188-192. – DOI 10.31114/2078-7707-2018-1-188-192.
16. Гаврилов С. В., Железников Д. А., Чочаев Р. Ж., Хватов В. М. Алгоритм декомпозиции на основе метода имитации отжига для реконфигурируемых систем на кристалле // Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). – 2018. – № 1. – С. 199-204. – DOI 10.31114/2078-7707-2018-1-199-204.
17. Хватов В. М., Гарбулина Т. В., Лялинская О. В. Методы формирования и верификации библиотек стандартных элементов в составе маршрута проектирования ИС на базе ПЛИС отечественного производства // Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). – 2018. – № 1. – С. 57-62. – DOI 10.31114/2078-7707-2018-1-57-62.
18. Д. А. Железников, М. А. Заплетина, В. М. Хватов Решение задачи трассировки межсоединений для реконфигурируемых систем на кристалле с различными типами коммутационных элементов / // Электронная техника. Серия 3: Микроэлектроника. – 2018. – № 4(172). – С. 31-36.
19. Gavrilov S. V., Zheleznikov D. A., Khvatov V. M. Solving the Problems of Routing Interconnects with a Resynthesis for Reconfigurable Systems on a Chip // Russian Microelectronics. – 2018. – Vol. 47. – No 7. – P. 516-521. – DOI 10.1134/S1063739718070028.
20. Хватов В. М., В., Лялинская О. В. Повышение эффективности проектирования интегральных схем на ПЛИС с ограниченными трассировочными ресурсами // Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). – 2016. – № 1. – С. 165-171.