Старая версия сайта доступна по ссылке http://old.miet.ru Перейти
Срок обучения 16 ч.
Стоимость обучения 32000 ₽
Приемная комиссия +7 499 734-02-42
Контакты для прессы +7 499 720-87-27

Физический синтез с использованием САПР Synopsys

Запись на программу
* Поля обязательные для заполнения

Программа знакомит с особенностями физического проектирования при реализации маршрута проектирования цифровых СБИС на основе библиотек стандартных ячеек (RTL-to-GDSII)

Содержание курса

На примере технологий с размерами транзисторов 90 и 32/28нм. слушателями будут освоены методология физического проектирования полузаказных ЦИС, изучены программные средства для выполнения основных проектных процедур, включая настройку окружения, планировку кристалла, размещение и трассировку, а также проектирования цепей синхронизации.

Цель: повышение квалификации специалистов отечественных предприятий в области физического проектирования и производства СБИС с наноразмерными проектными нормами, осуществляющих выпуск специализированной электронной базы.

Целями являются изучение особенностей этапа физического проектирования с использованием библиотек стандартных ячеек, включая:

  1. Настройка окружения проекта для выполнения физического проектирования (data setup)
  2. Выполнение планировки кристалла (floorplan), с размещение ячеек ввода/вывода и проектированием сети питания
  3. Размещение стандартных ячеек на кристалле (placement) с анализом перегруженности трассировочных ресурсов
  4. Синтез дерева синхронизации (clock tree synthesis, CTS) с учетом иерархической структуры проекта и временных ограничений
  5. Трассировка с учетом временных ограничений и загруженности трассировочных ресурсов (routing)
  6. Финишные операции для повышения выхода годных (добавление ячеек-филлеров, заполнение металлом, дополнительные межслойные переходы) и запись окончательного проекта.

Выдаваемый документ

Удостоверение о повышении квалификации

Направление подготовки

  • Интегральная электроника
  • Проектирование

Форма обучения

  • Очно-заочная